“ESP-WROOM-5V2L”的版本间的差异
第61行: | 第61行: | ||
| ⽤户配置 || AT+ 指令集,云端服务器,Android/iOS app | | ⽤户配置 || AT+ 指令集,云端服务器,Android/iOS app | ||
|} | |} | ||
+ | |||
+ | == 管脚描述 == | ||
+ | ESP-WROOM-5V2L 模组的管脚分布如下图所示。 | ||
+ | |||
+ | [[File:ESP-WROOM-5V2L_Pinout.png|400px]] | ||
+ | |||
+ | '''ESP-WROOM-5V2L 模组管脚分布(俯视图)''' | ||
+ | |||
+ | ESP-WROOM-5V2L 模组共接出 16 个管脚,管脚定义⻅下表。 | ||
+ | |||
+ | {|class="wikitable" | ||
+ | |+ESP-WROOM-5V2L 模组管脚定义 | ||
+ | ! 序号 !! 管脚名称 !! 功能说明 | ||
+ | |- | ||
+ | | 1 || 3.3V || 3.3 V 测试点 | ||
+ | |- | ||
+ | | 2 || EN || 使能管脚,⾼电平有效(内部已上拉) | ||
+ | |- | ||
+ | | 3, 7 || VIN || 5 V / 3.3 V 供电 | ||
+ | |- | ||
+ | | 4, 8 || GND || 接地 | ||
+ | |- | ||
+ | | 5, 9 || RXD_VCC || GPIO13,UART 通信接收端 | ||
+ | |- | ||
+ | | 6, 10 || TXD_VCC || GPIO15,UART 通信发送端 | ||
+ | |- | ||
+ | | 11 || BOOT || GPIO0; UART 下载:外部拉低; Flash 启动:悬空或外部拉⾼。 | ||
+ | |- | ||
+ | | 12 || LOG_OUT || GPIO2,UART Debug 发送端 | ||
+ | |- | ||
+ | | 13 || LOG_IN || GPIO4,UART Debug 接收端 | ||
+ | |- | ||
+ | | 14 || U0RXD || GPIO3,UART 下载接收端 | ||
+ | |- | ||
+ | | 15 || U0TXD || GPIO1,UART 下载发送端 | ||
+ | |- | ||
+ | | 16 || GND || 接地 | ||
+ | |} | ||
+ | |||
+ | == 功能描述 == | ||
+ | === 功能框图 === | ||
+ | [[File:ESP-WROOM-5V2L_2.png]] | ||
+ | |||
+ | === CPU === | ||
+ | ESP8266EX 内置超低功耗 Tensilica L106 32-bit RISC 处理器,CPU 时钟速度最⾼可达 160 MHz,⽀持实时操作系统 (RTOS) 和 Wi-Fi 协议栈,可将⾼达 80% 的处理能⼒留给应⽤编程和开发。CPU 包括以下接⼝: | ||
+ | * 可连接⽚内存储控制器和外部 flash 的可配置 RAM/ROM 接⼝ (iBus); | ||
+ | * 连接存储控制器的数据 RAM 接⼝ (dBus); | ||
+ | * 访问寄存器的 AHB 接⼝。 | ||
+ | |||
+ | === 存储描述 === | ||
+ | ==== 内置 SRAM 与 ROM ==== | ||
+ | ESP8266EX 芯⽚⾃身内置了存储控制器和存储单元,包括 ROM 和 SRAM。MCU 可以通过 iBus、dBus 和 AHB 接⼝访问存储单元。这些接⼝都可以根据要求访问存储单元。存储仲裁器以到达顺序确定运⾏顺序。 | ||
+ | |||
+ | 基于⽬前我司 Demo SDK 的使⽤ SRAM 情况,⽤户可⽤剩余 SRAM 空间为: | ||
+ | * RAM < 75 kB(Station 模式下,连上路由后,Heap + Data 区⼤致可⽤ 75 kB 左右)。 | ||
+ | * ⽬前 ESP8266EX ⽚上没有可编程 ROM,⽤户程序存放在 SPI flash 中。 | ||
+ | |||
+ | '''说明:''' | ||
+ | |||
+ | 上⽅剩余 SRAM 空间是在 ESP8266_RTOS_SDK 下测试得到的,SDK 的链接为:https://github.com/ | ||
+ | espressif/ESP8266_RTOS_SDK。 | ||
+ | |||
+ | ==== SPI Flash ==== | ||
+ | ESP8266EX ⽀持使⽤ SPI 接⼝的外置 Flash,理论上最⼤⽀持 16 MB 的 SPI Flash。ESPWROOM-5V2L 模组配置了 2 MB 的 SPI Flash,⽀持的 SPI 模式包括:Standard SPI、DIO (Dual I/O)、DOUT (Dual Output)、QIO (Quad I/O) 以及 QOUT (Quad Output)。 | ||
+ | |||
+ | === 晶振 === | ||
+ | ESP-WROOM-5V2L 模组使⽤ 26 MHz 晶振。选⽤的晶振⾃身精度需在 ±10 PPM。使⽤时请注意在下载⼯具中选择对应晶体类型。晶振输⼊输出所加的对地调节电容 C1、C2 可不设为固定值,该值范围在 6 pF ~ 22 pF,具体值需要通过对系统测试后进⾏调节确定。基于⽬前市场中主流晶振的情况,⼀般 26 MHz 晶振的输⼊输出所加电容 C1、C2 在 10 pF 以内。 |
2020年11月25日 (三) 09:37的版本
| ||||||||||||||||||||||
| ||||||||||||||||||||||
|
产品概述
ESP-WROOM-5V2L 是⼀款⽀持 IEEE802.11 b/g/n 的 Wi-Fi 模组,集成了 ESP8266EX 芯⽚,可以通过 UART 接⼝与其他设备进⾏通信,⼴泛⽤于智能家居设备、远程监控设备等领域。
ESP-WROOM-5V2L 模组采⽤ PCB 板载天线。该款模组内置 3.3 V LDO 稳压器及电平转换电路,接⼝逻辑电压可⽀持 5 V/3.3 V 兼容。
类别 | 参数 | 说明 |
---|---|---|
Wi-Fi | Wi-Fi 协议 | 802.11 b/g/n |
频率范围 | 2400 MHz ~ 2483.5 MHz | |
硬件参数 | 数据接⼝ | UART |
⼯作电压 | 4.5 V ~ 5.5 V 或者 2.7 V ~ 3.6 V | |
⼯作电流 | 平均值:80 mA | |
供电电流 | 最⼩值:500 mA | |
⼯作温度 | -25 °C ~ 85 °C | |
存储温度 | -40 °C ~ 125 °C | |
外部接⼝ | 4 Pin 1.5 mm 卧式贴⽚针座,4 Pin 2.54 mm 180 ° 直插,4 Pin 2.54 mm 90 ° 弯插 | |
封装⼤⼩ | (17.50 ± 0.20) mm x (40.00 ± 0.20) mm x (4.70 ± 0.20) mm(带屏蔽罩和连接器) | |
潮湿敏感度等级 (MSL) | 等级 3 | |
软件参数 | ⽆线⽹络模式 | Station/SoftAP/SoftAP+Station |
安全机制 | WPA/WPA2 | |
加密类型 | WEP/TKIP/AES | |
升级固件 | 本地串⼝烧录/云端升级/主机下载烧录 | |
软件开发 | ⽀持客户⾃定义服务器,提供⼆次开发所需的 SDK | |
⽹络协议 | IPv4,TCP/UDP/HTTP/FTP | |
⽤户配置 | AT+ 指令集,云端服务器,Android/iOS app |
管脚描述
ESP-WROOM-5V2L 模组的管脚分布如下图所示。
ESP-WROOM-5V2L 模组管脚分布(俯视图)
ESP-WROOM-5V2L 模组共接出 16 个管脚,管脚定义⻅下表。
序号 | 管脚名称 | 功能说明 |
---|---|---|
1 | 3.3V | 3.3 V 测试点 |
2 | EN | 使能管脚,⾼电平有效(内部已上拉) |
3, 7 | VIN | 5 V / 3.3 V 供电 |
4, 8 | GND | 接地 |
5, 9 | RXD_VCC | GPIO13,UART 通信接收端 |
6, 10 | TXD_VCC | GPIO15,UART 通信发送端 |
11 | BOOT | GPIO0; UART 下载:外部拉低; Flash 启动:悬空或外部拉⾼。 |
12 | LOG_OUT | GPIO2,UART Debug 发送端 |
13 | LOG_IN | GPIO4,UART Debug 接收端 |
14 | U0RXD | GPIO3,UART 下载接收端 |
15 | U0TXD | GPIO1,UART 下载发送端 |
16 | GND | 接地 |
功能描述
功能框图
CPU
ESP8266EX 内置超低功耗 Tensilica L106 32-bit RISC 处理器,CPU 时钟速度最⾼可达 160 MHz,⽀持实时操作系统 (RTOS) 和 Wi-Fi 协议栈,可将⾼达 80% 的处理能⼒留给应⽤编程和开发。CPU 包括以下接⼝:
- 可连接⽚内存储控制器和外部 flash 的可配置 RAM/ROM 接⼝ (iBus);
- 连接存储控制器的数据 RAM 接⼝ (dBus);
- 访问寄存器的 AHB 接⼝。
存储描述
内置 SRAM 与 ROM
ESP8266EX 芯⽚⾃身内置了存储控制器和存储单元,包括 ROM 和 SRAM。MCU 可以通过 iBus、dBus 和 AHB 接⼝访问存储单元。这些接⼝都可以根据要求访问存储单元。存储仲裁器以到达顺序确定运⾏顺序。
基于⽬前我司 Demo SDK 的使⽤ SRAM 情况,⽤户可⽤剩余 SRAM 空间为:
- RAM < 75 kB(Station 模式下,连上路由后,Heap + Data 区⼤致可⽤ 75 kB 左右)。
- ⽬前 ESP8266EX ⽚上没有可编程 ROM,⽤户程序存放在 SPI flash 中。
说明:
上⽅剩余 SRAM 空间是在 ESP8266_RTOS_SDK 下测试得到的,SDK 的链接为:https://github.com/ espressif/ESP8266_RTOS_SDK。
SPI Flash
ESP8266EX ⽀持使⽤ SPI 接⼝的外置 Flash,理论上最⼤⽀持 16 MB 的 SPI Flash。ESPWROOM-5V2L 模组配置了 2 MB 的 SPI Flash,⽀持的 SPI 模式包括:Standard SPI、DIO (Dual I/O)、DOUT (Dual Output)、QIO (Quad I/O) 以及 QOUT (Quad Output)。
晶振
ESP-WROOM-5V2L 模组使⽤ 26 MHz 晶振。选⽤的晶振⾃身精度需在 ±10 PPM。使⽤时请注意在下载⼯具中选择对应晶体类型。晶振输⼊输出所加的对地调节电容 C1、C2 可不设为固定值,该值范围在 6 pF ~ 22 pF,具体值需要通过对系统测试后进⾏调节确定。基于⽬前市场中主流晶振的情况,⼀般 26 MHz 晶振的输⼊输出所加电容 C1、C2 在 10 pF 以内。